• PLL时钟约束


    方法 1 – 自动创建基时钟和 PLL 输出时钟


    derive_pll_clocks

    这一方法使您能够自动地约束 PLL 的输入和输出时钟。ALTPLL megafunction 中指定的
    所有 PLL 参数都用于约束 PLL 的输入和输出时钟。自动更新了 ALTPLL megafunction
    的修改。当创建 PLL 的输入和输出时钟时,不必跟踪 PLL 参数的更改或指定正确的值。
    为了自动约束所有输入和输出 , 要将 derive_pll_clocks 命令和 -create_base_clocks
    选项一起使用。基于 PLL 的 MegaWizard TM  Plug-In Manager 例化,TimeQuest
    analyzer 确定正确的设置。

    方法 2 – 手动创建基时钟和自动创建 PLL 输出时钟


    derive_pll_clocks -create_base_clocks

    通过这种方法 , 可以手动约束 PLL 的输入时钟并且使 TimeQuest analyzer 能够自动
    约束 PLL 的输出时钟。除此之外 , 与 ALTPLL megafunction 中指定的输入时钟频率相
    反,您可以指定一个不同的输入时钟频率。通过使用 ALTPLL megafunction 中指定的
    参数自动创建 PLL 输出时钟。您可以尝试不同的输入时钟频率 , 同时保持相同的 PLL
    输出时钟参数。
    确保指定的所有输入时钟频率与当前配置的 PLL 相兼容
    可以将此方法与 derive_pll_clocks 命令一起使用并且手动创建 PLL 的输入时钟。

    方法 3 – 手动创建基时钟和 PLL 输出时钟

    create_clock -

  • 相关阅读:
    多图深度解析ArrayList源码
    Docker - HelloWorld
    docker 打包镜像
    Superset
    VUE3中的setup
    本地缓存、Redis数据缓存策略
    Linux远程管理协议
    Notion 开源替代品 AFFINE 部署和使用教程
    IT冷知识--每日一练
    [蓝桥杯 2021 国 ABC] 123
  • 原文地址:https://blog.csdn.net/Calvin790704/article/details/127610343