ASIC芯片开发过程,本文包含两个部分:ASIC芯片设计开发及ASIC芯片生产,今日给大家分享ASIC芯片设计开发,大家也可以去下载原文件:ASIC芯片设计生产流程
预研阶段;
顶层设计阶段;
模块级设计阶段;
模块实现阶段;
子系统仿真阶段;
系统仿真,综合和版图设计前门级仿真阶段;
后端版面设计阶段;
测试向量准备阶段;
后端仿真阶段;
生产签字;
硅片测试阶段。
规范和RTL编码
结构规范定义了芯片的功能并划分为一些能够处理的模块,电学特性 规范通过时序信息定义模块之间的关系
设计可用三个抽象层次来表示:行为级,寄存器传输级RTL和结构级。
动态仿真
通过仿真RTL代码以检查设计的功能,目前的仿真器都能够仿真行为 级及RTL级编码。
约束、综合和扫描插入
以前:手工将HDL转换为电路图并描述元件间的互连来产生一个门 级网表。
综合:用工具完成RTL级到门级网表的转换,这个过程就称为综合
定义综合环境的文件,详细说明了工艺单元库和
DC在综合过程中使用的其它相关信息。
形式验证
形式验证技术使用数学的方法来确认一个设计,不考虑工艺因素,如 时序,通过与参考设计的对比了检查一个设计的逻辑功能。
形式验证和动态仿真,形式验证技术通过证明两个设计的结构和功能 是逻辑等价的来验证设计;动态仿真只能检查敏感路经。
形式验证的目标是要验证RTL与RTL ,门级网表与RTL代码,两个门 级网表之间的对应关系是否正确。
静态时序分析
在整个设计中,静态时序分析是最重要的步骤,一个迭代过程。
静态时序分析充许用户详细分析设计的所有关键路经并给出一个有条 理的报告。
对布图前后的门级网表进行静态时序分析,在布图前,PrimeTime使 用由库指定的线载模型估计线网延时。如果所有关键路径的时序是可 以接受的,则由PrimeTime或DC得到一个约束文件,目的是为了预 标注到布图工具。
在布图后,实际提取的延迟被反标注到PrimeTime以提供真实的延迟 计算。
布局、布线和验证
布图工具完成布局和布线。布图规划包括单元的布局和时种树的综 合,在步图工具中完成。布线一般有两步,全局布线和详细布线。