• DDR4内存条电路设计


    1.引脚功能

            VDD Module power supply: 1.2V (TYP).

            VDDQ VDDQ balls on DRAM are tied to VDD.

            VPP  DRAM activating power supply: 2.5V –0.125V/+0.250V.

            VREFCA  Reference voltage for control, command, and address pins.

            VTT  Power supply for termination of address, command, and control VDD/2.

     

            目前DDR4内存条功耗一般3-5W,电流基本都在VDD和VDDQ上,因此流过VDD和VDDQ的电流取3A。对于一块主板来说,如果设计是八个内存条插槽,那总电流就约3X8=24A。

            CPU(FT2000+)的VDDQ也是1.2V,此时一般一起供电,查看规格书发现CPU的VDDQ需要的电压和电流如下

    VDDQ电压

     VDDQ电流

     所以对于板卡设计,采用DC-DC为CPU的VDDQ和DDR4的VDDQ一起供电,负载电流约24A+11A=35A。

    考虑到DDR4的VDDQ电流可能会更大,选用DCDC电流的输出能力应至少需要50A输出。

    Vrefca

    此信号电压是VDDQ/2,需要的电流很小,可以直接用电阻分压设计

     

     此电压可以直接给到DDR4座子和CPU的Vrefca

    VTT

            这是一根内存条的VTT参数,可以看到需要的电流最大是750mA。

    每一通道使用一枚芯片。

    VPP

            每四个通道使用一个SCT2280,四个通道共享8A的电流。

    signal

    其他的诸如地址信号,data等,直接座子和CPU端就好,一般都会有参考设计。

     

     

  • 相关阅读:
    JVM复习
    代码随想录动态规划——最长回文子序列
    学习c++的第十七天
    Bigder:35/100 开发同事说,我自己测了。可是上线后出问题了。
    06_多表查询
    openGauss列存数据压缩实验
    Spring之IoC
    『HarmonyOS』Page与AbilitySlice的生命周期
    激活函数曲线图
    「Spring Boot 系列」08. Spring Boot整合MyBatis
  • 原文地址:https://blog.csdn.net/weixin_42107954/article/details/126260447