• SystemVerilog Assertions应用指南 Chapter1.30 使用“ intersect”控制序列的长度


            在123节讨论的“ intersec”运算符可以有效地控制序列的长度,尤其是在时序窗口未定义上界的情况。每当使用可能性( eventuality)运算符时,检验器成功所需的时钟周期数没有限制。运算符 intersect提供了一个定义可能性运算符可以使用的最小和最大时钟周期数的机制。
            属性p35定义了一个序列来检验在给定时钟边沿,如果信号a”为高,那么从下一个时钟周期开始信号“b”最终将为高接着在下一个时钟周期开始信号“c”最终也会为高。这个序列每当信号“a”为高时就开始,并且可能一直到整个模拟结束时才成功。这可以使用带1[*2:5]的 intersect运算符来加以约東。这个intersect的定义检查从序列的有效开始点(信号“a”为高),到序列成功的结柬点(信号“c”为高),一共经过2~5个时钟周期。

    1. property p35;
    2. @(posedge clk) 1[*2:5] intersect
    3. (a ##[1:$] b ##[1:$] c) );
    4. endproperty
    5. a35: assert property(p35);

            图1-37显示了属性p35在模拟中的响应。表1-17总结了断言a35的状态和相关信号的采样值。在一个给定的时钟边沿,如果信号“a”未被检测为高,那么这是一个失败。这种情况发生在时钟周期1,3,4,5,11和13,这些时刻没有有效开始。

            检验在时钟周期2,7,8,9,10,12和14成功。可以看到序列从开始到结束至多花了5个时钟周期。检验在时钟周期6有个真正的失败。在时钟周期6检测到信号“a”为高,而且在时钟周期9信号“b”为高。但是在整个检查达到允许的最大长度,即时钟周期10,信号“c”依然未能为高,因此检验在时钟周期10失败。可以看到信号“c”在时钟周期11为高,但是这已经太晚了。
     

  • 相关阅读:
    从初级到进阶面试!阿里强推 Java 程序员进阶笔记,金九银十秋招求职先到先得!!
    自定义vue项目的雷达图组件
    Mybatis逆向工程---在SpringBoot项目中构建Mybatis生成器
    算法 | 基础 - [排序]
    【软件测试】不想变成打螺丝的测试打工人,自我改变提升自动化测试......
    Mac brew 安装与使用
    CMake教程系列-03-依赖管理
    关于RabbitMQ你了解多少?
    numpy矩阵补全函数 np.pad()
    c++ SFML 连接ftp
  • 原文地址:https://blog.csdn.net/qq_33300585/article/details/133933618