码农知识堂 - 1000bd
  •   Python
  •   PHP
  •   JS/TS
  •   JAVA
  •   C/C++
  •   C#
  •   GO
  •   Kotlin
  •   Swift
  • VSS、VDD、VBAT、VSSA


    引言

    在学习设计TM32时,发现芯片除了GPIO引脚外还会引出许多引脚,以STM32F407ZGT6为例除了GPIO引脚还会有以下引脚

    如VSS、VDD、VBAT、VSSA、NRST、VREF+、VDDA、VCAP_1、VCAP_2、PDR_ON这些引脚。他们有何作用,电路设计中应如何连接,学习并记录一下。

    先说电路设计时这些引脚应该如何连接

    引脚电平说明
    VSSGND表示公共连接的意思,通常指电路公共接地端电压。 
    VDD3.3V用于I/O和内部稳压器的外部电源(启用时),通过VDD引脚从外部提供。
    VBAT3.3V当VDD不存在时,用于RTC、外部时钟32 kHz振荡器和备用寄存器(通过电源开关)的电源。
    VSSAGND同VSS
    NRST复位引脚
    VREF+3.3VADC基准参考正电压
    VDDA3.3V同VDD
    VCAP_1GND需要串联电容在接地
    VCAP_2GND需要串联电容在接地
    PDR_ON3.3V打开内部电源管理器

    我觉得看引脚的作用最好的办法是看官方提供的芯片手册,如何找芯片手册可以参考下面的文章

    STM32芯片引脚定义_善 .的博客-CSDN博客

    VSS、VDD、VBAT、VSSA、VDDA

    通过查询手册我们可以找到

    2.2.14供电方案

    •VDD=1.8至3.6 V:用于I/O和内部稳压器的外部电源(启用时),通过VDD引脚从外部提供。

    VSSA,VDDA=1.8至3.6伏:用于ADC、DAC、复位块、RC和PLL的外部模拟电源。VDDA和VSSA必须分别连接到VDD和VSS。(这里只是说VDDA=1.8至3.6伏,而不是说VSSA,VDDA两个的范围都在1.8至3.6伏)

    VBAT=1.65至3.6 V:当VDD不存在时,用于RTC、外部时钟32 kHz振荡器和备用寄存器(通过电源开关)的电源。

    有关详细信息,请参阅图21:电源方案。

    注:VDD/VDDA的最小值为1.7 V,当器件在降低的温度范围内工作时,并使用外部电源监控器(请参阅部分:内部复位关闭)。

    请参阅表2以确定支持此选项的包。

    接下来找一下图21:电源方案。

     1.每个电源对必须用如上所示的过滤陶瓷电容器解耦。这些电容器必须尽可能靠近或低于PCB底部的适当引脚,以确保设备的良好功能。
    2.要连接BYPASS_REG和PDR_ON引脚,请参阅第2.2.16节:电压调节器和表2.2.15:电源监控器。
    3.当稳压器关断时,两个2.2µF陶瓷电容器应替换为两个100 nF去耦电容器。
    4.4.7µF陶瓷电容器必须连接到VDD引脚之一。
    5. VDDA=VDD和VSSA=VSS。

    这次使用的STM32F407ZGT6没有BYPASS_REG引脚(会出现在LQFP176引脚上),所以直接看PDR_ON表2.2.15:电源监控器。

    VDDA模拟电源电压

    PDR_ON

    143_PDR_ON引脚手册上的解释有点难懂,可以参考下面的博主解释

    STM32的PDR_ON引脚,比较好的解释(转载+补充)-CSDN博客

    简而言之在设计电路时将PDR_ON引脚拉高既可。

    VREF+

    32_VREF是ADC的参考电压

    VREF_vref为什么是输入-CSDN博客

    VCAP_1/VCAP_2

    引脚71、106需要接电容再接地,且电容离芯片尽可能近一些。

    STM32之VCP1/VCAP2引脚的处理 - 杰瑞鼠 - 博客园 (cnblogs.com)

    ST MCU芯片的VCAP管脚话题_stm32vcap不接可以吗-CSDN博客

    STM32H7硬件设计时,特别注意Vcap引脚的电容要使用低ESR(等效串行电阻) - STM32H7 - 硬汉嵌入式论坛 - Powered by Discuz! (armbbs.cn)

    NRST

    复位引脚NRST输入低电平的时候,MCU处于复位状态,重设所有的内部寄存器,及片内几十KB的SRAM。 当NRST从低电平变高时,PC指针从0开始。

    电路设计

    参考资料:

    GD32,在电源电路VDD VDDA VREF+/-参考设计_vdda和vdd怎么连接_学海无涯_come on的博客-CSDN博客

    画板时STM32的VDDA,VREF引脚怎么处理好呢? (stmicroelectronics.cn)

    去耦电容与滤波电容的本质都是用于稳压,滤波电容是对于电源而言的,而去耦电容是针对用电器(如芯片、模块)而言。

    【分立元件】滤波电容和去耦电容有啥差异?作用是什么?_去耦电容和滤波电容的区别-CSDN博客

     名词解释

    STM32电源框图解析(VDD、VSS、VDDA、VSSA、VREF+、VREF-、VBAT等的区别)-CSDN博客

     

  • 相关阅读:
    杰理-watch-更新状态到APP
    位 运 算
    [MQ] SpringBoot使用直连交换机Direct Exchange
    【Lua基础 第6章】 Lua 数组、Lua的错误处理、Lua 模块与包、元表(Metatable)和元方法
    Combobox后台绑定
    java毕业设计线上助农销售管理演示2021mybatis+源码+调试部署+系统+数据库+lw
    java测试private
    【前端笔试】知识点总结2
    华测监测预警系统 2.2 存在任意文件读取漏洞
    【华为机试真题 JAVA】找终点-100
  • 原文地址:https://blog.csdn.net/m0_69752994/article/details/133777698
  • 最新文章
  • 攻防演习之三天拿下官网站群
    数据安全治理学习——前期安全规划和安全管理体系建设
    企业安全 | 企业内一次钓鱼演练准备过程
    内网渗透测试 | Kerberos协议及其部分攻击手法
    0day的产生 | 不懂代码的"代码审计"
    安装scrcpy-client模块av模块异常,环境问题解决方案
    leetcode hot100【LeetCode 279. 完全平方数】java实现
    OpenWrt下安装Mosquitto
    AnatoMask论文汇总
    【AI日记】24.11.01 LangChain、openai api和github copilot
  • 热门文章
  • 十款代码表白小特效 一个比一个浪漫 赶紧收藏起来吧!!!
    奉劝各位学弟学妹们,该打造你的技术影响力了!
    五年了,我在 CSDN 的两个一百万。
    Java俄罗斯方块,老程序员花了一个周末,连接中学年代!
    面试官都震惊,你这网络基础可以啊!
    你真的会用百度吗?我不信 — 那些不为人知的搜索引擎语法
    心情不好的时候,用 Python 画棵樱花树送给自己吧
    通宵一晚做出来的一款类似CS的第一人称射击游戏Demo!原来做游戏也不是很难,连憨憨学妹都学会了!
    13 万字 C 语言从入门到精通保姆级教程2021 年版
    10行代码集2000张美女图,Python爬虫120例,再上征途
Copyright © 2022 侵权请联系2656653265@qq.com    京ICP备2022015340号-1
正则表达式工具 cron表达式工具 密码生成工具

京公网安备 11010502049817号