如果把UVM验证环境比作一把枪,那么sequence相当于是枪里边的子弹,这里主要记录一下sequence的两种启动方式。
sequence的启动方式,分为直接(Explicitly)和间接(Implicitly)两种。
直接启动的方式是,在测试用例中创建sequence,再通过调用sequence内置start函数,在sequencer上进行启动。
间接的启动方式是,利用uvm_config_db将sequence送到sequencer上的main_phase中。

直接启动sequence只能在测试用例中进行,虽然使用简单,但是很难控制,并且复用性不高。一般用于测试用例的main_phase中,利用phase来进行“举手”和“放手”,利用sequence的start函数,指定特定的sequencer,从而启动sequence。


间接启动sequence是一种更推荐的方式,利用uvm_config_db的方式,将sequence配置到对应sequencer的main_phase中,从而启动sequence。
间接启动的方式,可以在env或者test的build_phase中设置,而且能够被更高层次的组件或者仿真选项的开关重载,所以,这种间接的启动方式值得推荐。



在间接启动sequence时,phase的“举手”和“放手”不会在测试用例中去实现,而是需要在sequence内部去自己管理。

sequence在管理自己的objections时,UVM-1.1和UVM-1.2的方式不一样,代码如下所示,可以实现兼容。更多相关介绍,参考《如何在UVM的sequence中控制objection》

本文主要记录一下UVM中,直接和间接启动sequence的方式,在间接启动sequence时,phase objections的管理方法。